74LS107

El 74LS107 es un flip-flop JK doble con salidas de colector abierto y entrada de reloj en flanco negativo, perteneciente a la familia TTL (Transistor-Transistor Logic). Se utiliza en circuitos digitales para almacenamiento de datos, generación de temporización, divisores de frecuencia y sistemas de control.

Hay existencias

Para poder ver el precio y proceder la compra de este producto usted debe tener iniciada sesión en nuestra tienda.

Iniciar Sesión

Descripción

“Tipo: Flip-Flop JK doble con salida Open-Collector.
Número de flip-flops: 2 independientes.
Número de entradas por flip-flop:
J y K (Entradas de datos).
CLK (Entrada de reloj, activa en flanco de bajada).
CLR (Borrado asincrónico, activo en bajo).
Número de salidas por flip-flop:
Q (Salida principal Open-Collector).
Q̅ (Salida complementaria Open-Collector).
Tensión de alimentación (Vcc): 4.75 V a 5.25 V (típico 5V).
Consumo de corriente (Icc): 8 mA (máximo).
Tensión de entrada (Vin):
Alto (mín.): 2 V
Bajo (máx.): 0.8 V
Tensión de salida (Vout – Open Collector): Depende de la resistencia de pull-up y la carga externa, hasta 30V.
Corriente de salida (Iol): 16 mA (máximo, cuando la salida está en bajo).
Tiempo de propagación (tpd): 20 ns (típico).
Encapsulado: DIP-14 (THT).
Montaje: A través de orificios (THT).
Aplicaciones comunes:
Divisores de frecuencia en sistemas digitales.
Temporización y control de señales.
Contadores síncronos y sistemas de sincronización.
Almacenamiento y manipulación de datos en circuitos lógicos.”

ENLACES EXTERNOS

8.2 74LS107 – Datasheet

Información adicional

Diametro

6 Pines, 8 Pines, 16 Pines, 18 Pines, 20 Pines, 24 Pines, 28 Pines, 30 Pines, 32 Pines, 36 Pines, 40 Pines